Initial Commit - Forked from PeakRDL-regblock @ a440cc19769069be831d267505da4f3789a26695
This commit is contained in:
197
tests/test_buffered_swacc_swmod/tb_template.sv
Normal file
197
tests/test_buffered_swacc_swmod/tb_template.sv
Normal file
@@ -0,0 +1,197 @@
|
||||
{% extends "lib/tb_base.sv" %}
|
||||
|
||||
{% block seq %}
|
||||
{% sv_line_anchor %}
|
||||
logic [15:0] counter;
|
||||
logic [7:0] rd_data_l;
|
||||
logic [7:0] rd_data_h;
|
||||
logic [15:0] latched_data;
|
||||
int event_count;
|
||||
bit fired;
|
||||
latched_data = 'x;
|
||||
|
||||
##1;
|
||||
cb.rst <= '0;
|
||||
##1;
|
||||
|
||||
// Verify that hwif gets sampled at the same cycle as swacc strobe
|
||||
counter = 'h10;
|
||||
cb.hwif_in.r1.f.next <= counter;
|
||||
@cb;
|
||||
event_count = 0;
|
||||
fork
|
||||
begin
|
||||
##0;
|
||||
forever begin
|
||||
counter++;
|
||||
cb.hwif_in.r1.f.next <= counter;
|
||||
@cb;
|
||||
if(cb.hwif_out.r1.f.swacc) begin
|
||||
latched_data = counter;
|
||||
event_count++;
|
||||
end
|
||||
end
|
||||
end
|
||||
|
||||
begin
|
||||
cpuif.read('h0, rd_data_l);
|
||||
cpuif.read('h1, rd_data_h);
|
||||
repeat(3) @cb;
|
||||
end
|
||||
join_any
|
||||
disable fork;
|
||||
assert({rd_data_h, rd_data_l} == latched_data) else $error("Read returned 0x%0x but swacc strobed during 0x%0x", {rd_data_h, rd_data_l}, latched_data);
|
||||
assert(event_count == 1) else $error("Observed excess swacc events: %0d", event_count);
|
||||
|
||||
|
||||
// Verify that hwif changes 1 cycle after swmod
|
||||
fired = 0;
|
||||
fork
|
||||
begin
|
||||
##0;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r2.f.value == 'h4020);
|
||||
if(cb.hwif_out.r2.f.swmod) break;
|
||||
@cb;
|
||||
end
|
||||
fired = 1;
|
||||
@cb;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r2.f.value == 'h4221);
|
||||
assert(cb.hwif_out.r2.f.swmod == 0);
|
||||
@cb;
|
||||
end
|
||||
end
|
||||
|
||||
begin
|
||||
cpuif.write('h2, 'h21);
|
||||
cpuif.write('h3, 'h42);
|
||||
repeat(3) @cb;
|
||||
end
|
||||
join_any
|
||||
disable fork;
|
||||
assert(fired);
|
||||
|
||||
// Verify that hwif changes 1 cycle after swmod
|
||||
fired = 0;
|
||||
fork
|
||||
begin
|
||||
##0;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r3.f.value == 'h1030);
|
||||
if(cb.hwif_out.r3.f.swmod) break;
|
||||
@cb;
|
||||
end
|
||||
fired = 1;
|
||||
@cb;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r3.f.value == 0);
|
||||
assert(cb.hwif_out.r3.f.swmod == 0);
|
||||
@cb;
|
||||
end
|
||||
end
|
||||
|
||||
begin
|
||||
cpuif.assert_read('h4, 'h30);
|
||||
cpuif.assert_read('h5, 'h10);
|
||||
repeat(3) @cb;
|
||||
end
|
||||
join_any
|
||||
disable fork;
|
||||
assert(fired);
|
||||
|
||||
// Verify swacc and swmod assert when written
|
||||
fired = 0;
|
||||
fork
|
||||
begin
|
||||
##0;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r4.f.value == 'h1234);
|
||||
if(cb.hwif_out.r4.f.swmod || cb.hwif_out.r4.f.swacc) begin
|
||||
assert(cb.hwif_out.r4.f.swmod == 1);
|
||||
assert(cb.hwif_out.r4.f.swacc == 1);
|
||||
break;
|
||||
end
|
||||
@cb;
|
||||
end
|
||||
fired = 1;
|
||||
@cb;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r4.f.value == 'h4567);
|
||||
assert(cb.hwif_out.r4.f.swmod == 0);
|
||||
assert(cb.hwif_out.r4.f.swacc == 0);
|
||||
@cb;
|
||||
end
|
||||
end
|
||||
|
||||
begin
|
||||
cpuif.write('h6, 'h67);
|
||||
cpuif.write('h7, 'h45);
|
||||
repeat(3) @cb;
|
||||
end
|
||||
join_any
|
||||
disable fork;
|
||||
assert(fired);
|
||||
|
||||
// Verify swacc and swmod assert when written
|
||||
fired = 0;
|
||||
fork
|
||||
begin
|
||||
##0;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r5.f.value == 'hABCD);
|
||||
if(cb.hwif_out.r5.f.swmod || cb.hwif_out.r5.f.swacc) begin
|
||||
assert(cb.hwif_out.r5.f.swmod == 1);
|
||||
assert(cb.hwif_out.r5.f.swacc == 1);
|
||||
break;
|
||||
end
|
||||
@cb;
|
||||
end
|
||||
fired = 1;
|
||||
@cb;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r5.f.value == 'hEF12);
|
||||
assert(cb.hwif_out.r5.f.swmod == 0);
|
||||
assert(cb.hwif_out.r5.f.swacc == 0);
|
||||
@cb;
|
||||
end
|
||||
end
|
||||
|
||||
begin
|
||||
cpuif.write('h8, 'h12);
|
||||
cpuif.write('h9, 'hEF);
|
||||
repeat(3) @cb;
|
||||
end
|
||||
join_any
|
||||
disable fork;
|
||||
assert(fired);
|
||||
|
||||
// Verify that hwif changes 1 cycle after swmod
|
||||
fired = 0;
|
||||
fork
|
||||
begin
|
||||
##0;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r6.f.value == 'h1030);
|
||||
if(cb.hwif_out.r6.f.swmod) break;
|
||||
@cb;
|
||||
end
|
||||
fired = 1;
|
||||
@cb;
|
||||
forever begin
|
||||
assert(cb.hwif_out.r6.f.value == 0);
|
||||
assert(cb.hwif_out.r6.f.swmod == 0);
|
||||
@cb;
|
||||
end
|
||||
end
|
||||
|
||||
begin
|
||||
cpuif.assert_read('ha, 'h30);
|
||||
cpuif.assert_read('hb, 'h10);
|
||||
repeat(3) @cb;
|
||||
end
|
||||
join_any
|
||||
disable fork;
|
||||
assert(fired);
|
||||
|
||||
{% endblock %}
|
||||
Reference in New Issue
Block a user