mirror of
https://github.com/fpganinja/taxi.git
synced 2026-04-07 12:38:44 -07:00
cndm: Board-level parameter cleanup
Signed-off-by: Alex Forencich <alex@alexforencich.com>
This commit is contained in:
@@ -579,7 +579,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(1024),
|
||||
.PTP_CLK_PER_NS_DENOM(165),
|
||||
.PTP_CLK_PER_NS_DEN(165),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -572,7 +572,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(32),
|
||||
.PTP_CLK_PER_NS_DENOM(5),
|
||||
.PTP_CLK_PER_NS_DEN(5),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -803,7 +803,7 @@ fpga_core #(
|
||||
// PTP configuration
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_CLK_PER_NS_NUM(32),
|
||||
.PTP_CLK_PER_NS_DENOM(5),
|
||||
.PTP_CLK_PER_NS_DEN(5),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -766,7 +766,7 @@ fpga_core #(
|
||||
// PTP configuration
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_CLK_PER_NS_NUM(32),
|
||||
.PTP_CLK_PER_NS_DENOM(5),
|
||||
.PTP_CLK_PER_NS_DEN(5),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -748,7 +748,7 @@ fpga_core #(
|
||||
// PTP configuration
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_CLK_PER_NS_NUM(1024),
|
||||
.PTP_CLK_PER_NS_DENOM(165),
|
||||
.PTP_CLK_PER_NS_DEN(165),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -737,7 +737,7 @@ fpga_core #(
|
||||
// PTP configuration
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_CLK_PER_NS_NUM(1024),
|
||||
.PTP_CLK_PER_NS_DENOM(165),
|
||||
.PTP_CLK_PER_NS_DEN(165),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -754,7 +754,7 @@ fpga_core #(
|
||||
// PTP configuration
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_CLK_PER_NS_NUM(1024),
|
||||
.PTP_CLK_PER_NS_DENOM(165),
|
||||
.PTP_CLK_PER_NS_DEN(165),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -47,7 +47,7 @@ module fpga_core #
|
||||
// PTP configuration
|
||||
parameter logic PTP_TS_EN = 1'b1,
|
||||
parameter PTP_CLK_PER_NS_NUM = 32,
|
||||
parameter PTP_CLK_PER_NS_DENOM = 5,
|
||||
parameter PTP_CLK_PER_NS_DEN = 5,
|
||||
|
||||
// PCIe interface configuration
|
||||
parameter RQ_SEQ_NUM_W = 6,
|
||||
@@ -753,7 +753,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(PTP_CLK_PER_NS_NUM),
|
||||
.PTP_CLK_PER_NS_DENOM(PTP_CLK_PER_NS_DENOM),
|
||||
.PTP_CLK_PER_NS_DEN(PTP_CLK_PER_NS_DEN),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -745,7 +745,7 @@ fpga_core #(
|
||||
// PTP configuration
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_CLK_PER_NS_NUM(1024),
|
||||
.PTP_CLK_PER_NS_DENOM(165),
|
||||
.PTP_CLK_PER_NS_DEN(165),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -59,7 +59,7 @@ export PARAM_GTY_CLK_CNT := $(PARAM_GTY_QUAD_CNT)
|
||||
# PTP configuration
|
||||
export PARAM_PTP_TS_EN := 1
|
||||
export PARAM_PTP_CLK_PER_NS_NUM := 32
|
||||
export PARAM_PTP_CLK_PER_NS_DENOM := 5
|
||||
export PARAM_PTP_CLK_PER_NS_DEN := 5
|
||||
|
||||
# AXI lite interface configuration (control)
|
||||
export PARAM_AXIL_CTRL_DATA_W := 32
|
||||
|
||||
@@ -519,7 +519,7 @@ def test_fpga_core(request, mac_data_w):
|
||||
# PTP configuration
|
||||
parameters['PTP_TS_EN'] = 1
|
||||
parameters['PTP_CLK_PER_NS_NUM'] = 32
|
||||
parameters['PTP_CLK_PER_NS_DENOM'] = 5
|
||||
parameters['PTP_CLK_PER_NS_DEN'] = 5
|
||||
|
||||
# AXI lite interface configuration (control)
|
||||
parameters['AXIL_CTRL_DATA_W'] = 32
|
||||
|
||||
@@ -45,7 +45,7 @@ module test_fpga_core #
|
||||
// PTP configuration
|
||||
parameter logic PTP_TS_EN = 1'b1,
|
||||
parameter PTP_CLK_PER_NS_NUM = 32,
|
||||
parameter PTP_CLK_PER_NS_DENOM = 5,
|
||||
parameter PTP_CLK_PER_NS_DEN = 5,
|
||||
|
||||
// PCIe interface configuration
|
||||
parameter AXIS_PCIE_DATA_W = 512,
|
||||
@@ -215,7 +215,7 @@ fpga_core #(
|
||||
// PTP configuration
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_CLK_PER_NS_NUM(PTP_CLK_PER_NS_NUM),
|
||||
.PTP_CLK_PER_NS_DENOM(PTP_CLK_PER_NS_DENOM),
|
||||
.PTP_CLK_PER_NS_DEN(PTP_CLK_PER_NS_DEN),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -665,7 +665,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(32),
|
||||
.PTP_CLK_PER_NS_DENOM(5),
|
||||
.PTP_CLK_PER_NS_DEN(5),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -816,7 +816,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(32),
|
||||
.PTP_CLK_PER_NS_DENOM(5),
|
||||
.PTP_CLK_PER_NS_DEN(5),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -1003,7 +1003,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(32),
|
||||
.PTP_CLK_PER_NS_DENOM(5),
|
||||
.PTP_CLK_PER_NS_DEN(5),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -615,7 +615,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(32),
|
||||
.PTP_CLK_PER_NS_DENOM(5),
|
||||
.PTP_CLK_PER_NS_DEN(5),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
@@ -622,7 +622,7 @@ cndm_micro_pcie_us #(
|
||||
.PTP_TS_EN(PTP_TS_EN),
|
||||
.PTP_TS_FMT_TOD(1'b0),
|
||||
.PTP_CLK_PER_NS_NUM(1024),
|
||||
.PTP_CLK_PER_NS_DENOM(165),
|
||||
.PTP_CLK_PER_NS_DEN(165),
|
||||
|
||||
// PCIe interface configuration
|
||||
.RQ_SEQ_NUM_W(RQ_SEQ_NUM_W),
|
||||
|
||||
Reference in New Issue
Block a user